東北大学技術:差分情報記憶方式不揮発レジスタ:T24-080
従来レベルの短い時間動作で消費電力と面積を低減
不安定なエネルギー供給下でも継続的な演算処理を可能にする間欠的コンピューティングのエッジデバイス実装において,不揮発記憶回路(不揮発レジスタ)を活用し、ローカルなデータ転送のみで内部状態を不揮発記憶処理できる不揮発ロジック回路構造が有望な選択肢となる。 従来の不揮発レジスタは、1ビット記憶回路(不揮発フリップフロップ、NV-FF)をビット数分接続する構成であり、1ビットあたり2個のMTJ素子を必要とするため、面積やエネルギーのオーバーヘッドが大きいという課題があった。これに対して発明者らは共有リファレンス方式(RLSS)という処理により消費エネルギーおよび面積を低減する効果をシミュレーションで確認したが、動作に必要な時間はレジスタのビット数に比例して増加するという新たな課題が生じた。 本発明は差分情報記憶方式(DISS)という方式を提案する。具体的には1ビットのデータを隣り合う2つのMTJ素子の抵抗状態の差分によって保持することで、バックアップ・リストアがそれぞれ2サイクルの動作で可能となり、消費エネルギーおよび面積の低減に加えて、動作時間も従来方式並みに抑える効果をシミュレーションで確認した。
- 企業:株式会社東北テクノアーチ
- 価格:応相談