コア(通信) - メーカー・企業と製品の一覧

コアの製品一覧

1~8 件を表示 / 全 8 件

表示件数

FPGA向け UDP10G-IPコア

CPUレスの純ハードロジックで10Gbps UDP通信機能を実現!

【UDP10G IPコア】は、UDP送受信処理を、CPUレスの純ハードロジックのみで実装可能とした画期的なソリューションです。高速同時送受信にも対応します。ブロードキャストや低レイテンシを要求するネットワークアプリケーション製品開発の短縮に役立てることができます。 また、Xilinx/Intel社製FPGA評価ボード用デモファイルを準備しておりますので、購入前に本コアを実機で評価・お試し頂けます。

  • その他

ブックマークに追加いたしました

ブックマーク一覧

ブックマークを削除いたしました

ブックマーク一覧

これ以上ブックマークできません

会員登録すると、ブックマークできる件数が増えて、ラベルをつけて整理することもできます

無料会員登録

FPGA向け TOE100G-IPコア

CPUレスの純ハードロジックで100G TCP/IP通信機能を実現!

【100GbE TCPオフローディングエンジンIPコア (TOE100G-IP) 】は、従来高価なハイエンドCPUを必要とされた複雑なTCP送受信処理を、CPUレスの純ハードロジックのみで実装可能とした画期的なソリューションです。 Xilinx/Intel社のFPGAに対応したリファレンスデザインをコア製品に標準添付しており、製品開発の短縮に役立てることができます。

  • その他

ブックマークに追加いたしました

ブックマーク一覧

ブックマークを削除いたしました

ブックマーク一覧

これ以上ブックマークできません

会員登録すると、ブックマークできる件数が増えて、ラベルをつけて整理することもできます

無料会員登録

FPGA向け TOE1G-IPコア

CPUレスの純ハードロジックでTCP/IP通信機能が実装できます!

【TCPオフローディングエンジンIPコア (TOE1G-IP) 】は、従来高価なハイエンドCPUを必要とされた複雑なTCP送受信処理を、CPUレスの純ハードロジックのみで実装可能とした画期的なソリューションです。 Xilinx/Altera社のFPGAに対応したリファレンスデザインをコア製品に標準添付しており、製品開発の短縮に役立てることができます。

  • その他

ブックマークに追加いたしました

ブックマーク一覧

ブックマークを削除いたしました

ブックマーク一覧

これ以上ブックマークできません

会員登録すると、ブックマークできる件数が増えて、ラベルをつけて整理することもできます

無料会員登録

FPGA向け TOE10G-IPコア

CPUレスの純ハードロジックで10倍速10GbE TCP/IP通信機能を実現!

【10GbE TCPオフローディングエンジンIPコア (TOE10G-IP) 】は、従来高価なハイエンドCPUを必要とされた複雑なTCP送受信処理を、CPUレスの純ハードロジックのみで実装可能とした画期的なソリューションです。 Xilinx/Intel社のFPGAに対応したリファレンスデザインをコア製品に標準添付しており、製品開発の短縮に役立てることができます。

  • その他

ブックマークに追加いたしました

ブックマーク一覧

ブックマークを削除いたしました

ブックマーク一覧

これ以上ブックマークできません

会員登録すると、ブックマークできる件数が増えて、ラベルをつけて整理することもできます

無料会員登録

FPGA向け TOE40G-IPコア

CPUレスの純ハードロジックで40倍速10GbE TCP/IP通信機能を実現!

【40GbE TCPオフローディングエンジンIPコア (TOE40G-IP) 】は、従来高価なハイエンドCPUを必要とされた複雑なTCP送受信処理を、CPUレスの純ハードロジックのみで実装可能とした画期的なソリューションです。 Xilinx/Intel社のFPGAに対応したリファレンスデザインをコア製品に標準添付しており、製品開発の短縮に役立てることができます。

  • その他

ブックマークに追加いたしました

ブックマーク一覧

ブックマークを削除いたしました

ブックマーク一覧

これ以上ブックマークできません

会員登録すると、ブックマークできる件数が増えて、ラベルをつけて整理することもできます

無料会員登録

FPGA向け TOE25G-IPコア

CPUレスの純ハードロジックで25G TCP/IP通信機能を実現!

【25GbE TCPオフローディングエンジンIPコア (TOE25G-IP) 】は、従来高価なハイエンドCPUを必要とされた複雑なTCP送受信処理を、CPUレスの純ハードロジックのみで実装可能とした画期的なソリューションです。 Xilinx/Intel社のFPGAに対応したリファレンスデザインをコア製品に標準添付しており、製品開発の短縮に役立てることができます。 シングルチャネルで従来の10Gから2.5倍となる、25Gのパフォーマンスと帯域を提供します。これにより、消費電力とギガビットあたりのコストを大幅に削減します。

  • その他

ブックマークに追加いたしました

ブックマーク一覧

ブックマークを削除いたしました

ブックマーク一覧

これ以上ブックマークできません

会員登録すると、ブックマークできる件数が増えて、ラベルをつけて整理することもできます

無料会員登録

誤り訂正符『リードソロモン Encoder/Decoder』

ビット/バイトインターリーブ機能の追加も可能な誤り訂正符

『リードソロモン Encoder/Decoder』は、無線機器、xDSLモデム、デジタルTV など幅広い分野で通信品質を向上させる目的で使用されているリードソロモン(Reed-Solomon)方式の誤り訂正符号化/復号IPコアです。 可変データブロック長に対応しています。 【特長】 ■可変データブロック長に対応 ■チェックビットのByte数や原始多項式・生成多項式は、  ご要望に応じてカスタマイズが可能 ■ビット/バイトインターリーブ機能の追加も可能 ※詳しくはPDF資料をご覧いただくか、お気軽にお問い合わせ下さい。

  • IoT
  • その他

ブックマークに追加いたしました

ブックマーク一覧

ブックマークを削除いたしました

ブックマーク一覧

これ以上ブックマークできません

会員登録すると、ブックマークできる件数が増えて、ラベルをつけて整理することもできます

無料会員登録

誤り訂正符『ビタビDecoder』

軟判定復号/硬判定復号、双方に対応している誤り訂正符

『ビタビDecoder』は、代表的な誤り訂正符号方式として広く使われている畳み込み符号に対応するビタビ復号(Viterbi-Decoder)のFPGA用IPコアです。 軟判定復号/硬判定復号、双方に対応しています。 IEEE802.11a をはじめとする多くの通信規格で標準採用されている拘束長7(171oct、133oct)の畳み込み符号に対応。 さまざまなアプリケーションに適用可能です。 【特長】 ■最大回線速度 約110Mbps を実現し、IEEE802.11a 規格に適応可能 ■デパンクチャ機能内蔵 ■符号化率 1/2,2/3,3/4,4/5,5/6,6/7,7/8 に対応 ■符号化率に対応した速度変換ブロックを実装 ■メモリブロック(EAB)を使用しない構成 ■パラメータにより、トレースバック量を設定可能 ■軟判定ビット幅の設定が可能 ※詳しくはPDF資料をご覧いただくか、お気軽にお問い合わせ下さい。

  • IoT
  • その他

ブックマークに追加いたしました

ブックマーク一覧

ブックマークを削除いたしました

ブックマーク一覧

これ以上ブックマークできません

会員登録すると、ブックマークできる件数が増えて、ラベルをつけて整理することもできます

無料会員登録